Arquitecturas multiprocesador: software de base, modelos y aplicaciones
El eje de esta línea de I/D lo constituye el estudio de las arquitecturas multiprocesador que integran sistemas distribuidos y paralelos. Incluye como temas centrales: - Arquitecturas many-core (GPU, procesadores MIC, TPUs), FPGAs, híbridas (diferentes combinaciones de multicores y aceleradores), y...
Autores principales: | , , , , , , , , , , , , , , , , , , , , , |
---|---|
Formato: | Objeto de conferencia |
Lenguaje: | Español |
Publicado: |
2021
|
Materias: | |
Acceso en línea: | http://sedici.unlp.edu.ar/handle/10915/120357 |
Aporte de: |
id |
I19-R120-10915-120357 |
---|---|
record_format |
dspace |
spelling |
I19-R120-10915-1203572023-05-31T13:17:56Z http://sedici.unlp.edu.ar/handle/10915/120357 isbn:978-987-24611-3-3 isbn:978-987-24611-4-0 Arquitecturas multiprocesador: software de base, modelos y aplicaciones De Giusti, Armando Eduardo Naiouf, Marcelo Tinetti, Fernando Gustavo Villagarcía Wanza, Horacio Alfredo Chichizola, Franco De Giusti, Laura Cristina Rucci, Enzo Pousa, Adrián Sanz, Victoria María Montezanti, Diego Miguel Encinas, Diego Rodríguez, Ismael Pablo Rodríguez Eguren, Pablo Sebastián Montes de Oca, Erica Soledad Paniego, Juan Manuel Pi Puig, Martín Estrebou, César Armando Libutti, Leandro Ariel Costanzo, Manuel Antueno, Joaquín de Lanciotti, Julieta Balladini, Javier 2021-04 2021 2021-06-16T14:44:04Z es Ciencias Informáticas Sistemas Paralelos Clusters Arquitecturas asimétricas GPU MIC FPGA TPU Eficiencia energética Resiliencia Código heredado E/S paralela El eje de esta línea de I/D lo constituye el estudio de las arquitecturas multiprocesador que integran sistemas distribuidos y paralelos. Incluye como temas centrales: - Arquitecturas many-core (GPU, procesadores MIC, TPUs), FPGAs, híbridas (diferentes combinaciones de multicores y aceleradores), y asimétricas. - Desarrollo y evaluación de algoritmos paralelos sobre nuevas arquitecturas y su evaluación de rendimiento computacional y energético. - Estudio y optimización de código heredado. - Desarrollo y evaluación de estrategias de resiliencia. - Modelado y simulación de E/S en HPC. Eje: Procesamiento distribuido y paralelo. Red de Universidades con Carreras en Informática Objeto de conferencia Objeto de conferencia http://creativecommons.org/licenses/by-nc-sa/4.0/ Creative Commons Attribution-NonCommercial-ShareAlike 4.0 International (CC BY-NC-SA 4.0) application/pdf 686-691 |
institution |
Universidad Nacional de La Plata |
institution_str |
I-19 |
repository_str |
R-120 |
collection |
SEDICI (UNLP) |
language |
Español |
topic |
Ciencias Informáticas Sistemas Paralelos Clusters Arquitecturas asimétricas GPU MIC FPGA TPU Eficiencia energética Resiliencia Código heredado E/S paralela |
spellingShingle |
Ciencias Informáticas Sistemas Paralelos Clusters Arquitecturas asimétricas GPU MIC FPGA TPU Eficiencia energética Resiliencia Código heredado E/S paralela De Giusti, Armando Eduardo Naiouf, Marcelo Tinetti, Fernando Gustavo Villagarcía Wanza, Horacio Alfredo Chichizola, Franco De Giusti, Laura Cristina Rucci, Enzo Pousa, Adrián Sanz, Victoria María Montezanti, Diego Miguel Encinas, Diego Rodríguez, Ismael Pablo Rodríguez Eguren, Pablo Sebastián Montes de Oca, Erica Soledad Paniego, Juan Manuel Pi Puig, Martín Estrebou, César Armando Libutti, Leandro Ariel Costanzo, Manuel Antueno, Joaquín de Lanciotti, Julieta Balladini, Javier Arquitecturas multiprocesador: software de base, modelos y aplicaciones |
topic_facet |
Ciencias Informáticas Sistemas Paralelos Clusters Arquitecturas asimétricas GPU MIC FPGA TPU Eficiencia energética Resiliencia Código heredado E/S paralela |
description |
El eje de esta línea de I/D lo constituye el estudio de las arquitecturas multiprocesador que integran sistemas distribuidos y paralelos. Incluye como temas centrales:
- Arquitecturas many-core (GPU, procesadores MIC, TPUs), FPGAs, híbridas (diferentes combinaciones de multicores y aceleradores), y asimétricas.
- Desarrollo y evaluación de algoritmos paralelos sobre nuevas arquitecturas y su evaluación de rendimiento computacional y energético.
- Estudio y optimización de código heredado.
- Desarrollo y evaluación de estrategias de resiliencia.
- Modelado y simulación de E/S en HPC. |
format |
Objeto de conferencia Objeto de conferencia |
author |
De Giusti, Armando Eduardo Naiouf, Marcelo Tinetti, Fernando Gustavo Villagarcía Wanza, Horacio Alfredo Chichizola, Franco De Giusti, Laura Cristina Rucci, Enzo Pousa, Adrián Sanz, Victoria María Montezanti, Diego Miguel Encinas, Diego Rodríguez, Ismael Pablo Rodríguez Eguren, Pablo Sebastián Montes de Oca, Erica Soledad Paniego, Juan Manuel Pi Puig, Martín Estrebou, César Armando Libutti, Leandro Ariel Costanzo, Manuel Antueno, Joaquín de Lanciotti, Julieta Balladini, Javier |
author_facet |
De Giusti, Armando Eduardo Naiouf, Marcelo Tinetti, Fernando Gustavo Villagarcía Wanza, Horacio Alfredo Chichizola, Franco De Giusti, Laura Cristina Rucci, Enzo Pousa, Adrián Sanz, Victoria María Montezanti, Diego Miguel Encinas, Diego Rodríguez, Ismael Pablo Rodríguez Eguren, Pablo Sebastián Montes de Oca, Erica Soledad Paniego, Juan Manuel Pi Puig, Martín Estrebou, César Armando Libutti, Leandro Ariel Costanzo, Manuel Antueno, Joaquín de Lanciotti, Julieta Balladini, Javier |
author_sort |
De Giusti, Armando Eduardo |
title |
Arquitecturas multiprocesador: software de base, modelos y aplicaciones |
title_short |
Arquitecturas multiprocesador: software de base, modelos y aplicaciones |
title_full |
Arquitecturas multiprocesador: software de base, modelos y aplicaciones |
title_fullStr |
Arquitecturas multiprocesador: software de base, modelos y aplicaciones |
title_full_unstemmed |
Arquitecturas multiprocesador: software de base, modelos y aplicaciones |
title_sort |
arquitecturas multiprocesador: software de base, modelos y aplicaciones |
publishDate |
2021 |
url |
http://sedici.unlp.edu.ar/handle/10915/120357 |
work_keys_str_mv |
AT degiustiarmandoeduardo arquitecturasmultiprocesadorsoftwaredebasemodelosyaplicaciones AT naioufmarcelo arquitecturasmultiprocesadorsoftwaredebasemodelosyaplicaciones AT tinettifernandogustavo arquitecturasmultiprocesadorsoftwaredebasemodelosyaplicaciones AT villagarciawanzahoracioalfredo arquitecturasmultiprocesadorsoftwaredebasemodelosyaplicaciones AT chichizolafranco arquitecturasmultiprocesadorsoftwaredebasemodelosyaplicaciones AT degiustilauracristina arquitecturasmultiprocesadorsoftwaredebasemodelosyaplicaciones AT ruccienzo arquitecturasmultiprocesadorsoftwaredebasemodelosyaplicaciones AT pousaadrian arquitecturasmultiprocesadorsoftwaredebasemodelosyaplicaciones AT sanzvictoriamaria arquitecturasmultiprocesadorsoftwaredebasemodelosyaplicaciones AT montezantidiegomiguel arquitecturasmultiprocesadorsoftwaredebasemodelosyaplicaciones AT encinasdiego arquitecturasmultiprocesadorsoftwaredebasemodelosyaplicaciones AT rodriguezismaelpablo arquitecturasmultiprocesadorsoftwaredebasemodelosyaplicaciones AT rodriguezegurenpablosebastian arquitecturasmultiprocesadorsoftwaredebasemodelosyaplicaciones AT montesdeocaericasoledad arquitecturasmultiprocesadorsoftwaredebasemodelosyaplicaciones AT paniegojuanmanuel arquitecturasmultiprocesadorsoftwaredebasemodelosyaplicaciones AT pipuigmartin arquitecturasmultiprocesadorsoftwaredebasemodelosyaplicaciones AT estreboucesararmando arquitecturasmultiprocesadorsoftwaredebasemodelosyaplicaciones AT libuttileandroariel arquitecturasmultiprocesadorsoftwaredebasemodelosyaplicaciones AT costanzomanuel arquitecturasmultiprocesadorsoftwaredebasemodelosyaplicaciones AT antuenojoaquinde arquitecturasmultiprocesadorsoftwaredebasemodelosyaplicaciones AT lanciottijulieta arquitecturasmultiprocesadorsoftwaredebasemodelosyaplicaciones AT balladinijavier arquitecturasmultiprocesadorsoftwaredebasemodelosyaplicaciones |
_version_ |
1767633946754940928 |