|
|
|
|
LEADER |
00997nam a22003015a 4500 |
001 |
1149 |
003 |
AR-SjUIP |
005 |
20200306140746.0 |
008 |
140901t1981 |||a 00 0 spa d |
040 |
|
|
|a AR-SjUIP
|c AR-SjUIP
|
900 |
|
|
|a Proyecto Huarpe
|b 6699
|c 6699
|d Proyecto Huarpe
|
913 |
|
|
|u UNSJ
|f JUFING
|d Ingeniería Electrónica
|
913 |
|
|
|u UNSJ
|f JUFING
|d Ingeniería Electrónica
|
944 |
|
|
|p AR
|x J
|
245 |
1 |
0 |
|a Diseño de un sistema interfase digital-analógico /
|c Benjamín Serrano, Jorge Garcia Pareja.
|
260 |
|
|
|a ,
|c 1981.
|
080 |
|
|
|a 621.38(043)
|2 UNE 50001:2000
|
052 |
7 |
|
|a .
|
650 |
|
7 |
|a CONTROL DE SISTEMAS
|9 197810
|
650 |
|
7 |
|a PROCESO DE DATOS
|9 165685
|
650 |
|
7 |
|a TECNOLOGIA ELECTRONICA
|9 143058
|
100 |
1 |
|
|a Serrano, Benjamín
|9 208240
|
700 |
1 |
|
|a Garcia Pareja, Jorge
|9 208241
|
300 |
|
|
|a 94 h. :
|b il. ;
|c 30 cm.
|
502 |
|
|
|a Tésis (Ingeniero Electrónico)--Universidad Nacional de San Juan, 1981
|
504 |
|
|
|
942 |
|
|
|2 udc
|c LIB
|
999 |
|
|
|c 151862
|d 151862
|