Diseño e Implementación de Generador de Señal BPSK con Parámetros Regulables

En este trabajo se diseñó e implementó un generador de señal modulada en fase. El circuito se implementó mediante una FPGA (Field Programmable Gate Array) y un conversor digital analógico (DAC). El sistema desarrollado permite recibir los datos a través de una entrada externa o los genera en forma i...

Descripción completa

Guardado en:
Detalles Bibliográficos
Autor principal: Morel, Mariano Damián
Otros Autores: De Micco, Luciana
Formato: Tesis acceptedVersion Tesis de grado
Lenguaje:Español
Publicado: Universidad Nacional de Mar del Plata. Facultad de Ingeniería; Argentina 2022
Materias:
Acceso en línea:http://rinfi.fi.mdp.edu.ar/xmlui/handle/123456789/668
Aporte de:
id I29-R182-123456789-668
record_format dspace
institution Universidad Nacional de Mar del Plata (UNMdP)
institution_str I-29
repository_str R-182
collection RINFI - Facultad de Ingeniería (UNMdP)
language Español
topic Generador de señal modulada en fase
FPGA (Field Programmable Gate Array)
Conversor digital analógico (DAC)
Números pseudo aleatorios (PRNG)
spellingShingle Generador de señal modulada en fase
FPGA (Field Programmable Gate Array)
Conversor digital analógico (DAC)
Números pseudo aleatorios (PRNG)
Morel, Mariano Damián
Diseño e Implementación de Generador de Señal BPSK con Parámetros Regulables
topic_facet Generador de señal modulada en fase
FPGA (Field Programmable Gate Array)
Conversor digital analógico (DAC)
Números pseudo aleatorios (PRNG)
description En este trabajo se diseñó e implementó un generador de señal modulada en fase. El circuito se implementó mediante una FPGA (Field Programmable Gate Array) y un conversor digital analógico (DAC). El sistema desarrollado permite recibir los datos a través de una entrada externa o los genera en forma interna mediante un generador de números pseudo aleatorios (PRNG). El diseño permite variar en un gran rango la cantidad de ciclos de portadora por dato y la frecuencia de portadora, ası́ como la potencia de salida. El circuito utiliza una mı́nima cantidad de recursos de la FPGA gracias a la implementación de la portadora mediante el almacenamiento de un cuarto de ciclo y su correspondiente lógica de lectura.
author2 De Micco, Luciana
author_facet De Micco, Luciana
Morel, Mariano Damián
format Thesis
acceptedVersion
Tesis de grado
Tesis de grado
author Morel, Mariano Damián
author_sort Morel, Mariano Damián
title Diseño e Implementación de Generador de Señal BPSK con Parámetros Regulables
title_short Diseño e Implementación de Generador de Señal BPSK con Parámetros Regulables
title_full Diseño e Implementación de Generador de Señal BPSK con Parámetros Regulables
title_fullStr Diseño e Implementación de Generador de Señal BPSK con Parámetros Regulables
title_full_unstemmed Diseño e Implementación de Generador de Señal BPSK con Parámetros Regulables
title_sort diseño e implementación de generador de señal bpsk con parámetros regulables
publisher Universidad Nacional de Mar del Plata. Facultad de Ingeniería; Argentina
publishDate 2022
url http://rinfi.fi.mdp.edu.ar/xmlui/handle/123456789/668
work_keys_str_mv AT morelmarianodamian disenoeimplementaciondegeneradordesenalbpskconparametrosregulables
bdutipo_str Repositorios
_version_ 1764820522240049154