Estructura y diseño de computadores. Tomo II : interficie circuitería /programación
Mejora del rendimiento con la segmentación.- Grande y rápida: explotar la jerarquía de memorias. - Interficie entre procesadores y periféricos.- Multiprocesadores.- .
Guardado en:
| Autor principal: | |
|---|---|
| Otros Autores: | |
| Formato: | Libro |
| Lenguaje: | Español |
| Publicado: |
Barcelona :
Reverté,
2000.
|
| Materias: | |
| Aporte de: | Registro referencial: Solicitar el recurso aquí |
| LEADER | 01483Cam#a22003253a#4500 | ||
|---|---|---|---|
| 001 | INGC-MON-13754 | ||
| 003 | AR-LpUFI | ||
| 005 | 20221019004652.0 | ||
| 008 | 060510s2000 ||| fr||||| |0 0|spa d | ||
| 020 | |a 8429126171 | ||
| 080 | |a 681.321 | ||
| 100 | 1 | |a Patterson, David A. |9 274820 | |
| 245 | 0 | 0 | |a Estructura y diseño de computadores. Tomo II : |b interficie circuitería /programación |
| 260 | |a Barcelona : |b Reverté, |c 2000. | ||
| 520 | 2 | |a Mejora del rendimiento con la segmentación.- Grande y rápida: explotar la jerarquía de memorias. - Interficie entre procesadores y periféricos.- Multiprocesadores.- . | |
| 599 | |a 28982 Tomo:II Ubic.:681.321 PAT Ej.2 PRES COM;28983 Tomo:II Ubic.:681.321 PAT Ej.3 PRES COM;E4277 Tomo:II Ubic.:681.321 PAT Ej.1 PRES COM Otro Inv.9447 | ||
| 650 | 4 | |a ARQUITECTURA DE COMPUTADORAS |9 266705 | |
| 650 | 4 | |a SEÑALES DE CONTROL |9 279606 | |
| 650 | 4 | |a MULTIPROCESADORES |9 276866 | |
| 650 | 4 | |a LENGUAJE MIPS R2000 |9 279609 | |
| 650 | 4 | |a DISEÑO LOGICO |9 264041 | |
| 700 | 1 | |a Hennessy, John L. |9 274819 | |
| 929 | |a 28982 Tomo:II Ubic.:681.321 PAT Ej.2 PRES COM;28983 Tomo:II Ubic.:681.321 PAT Ej.3 PRES COM;E4277 Tomo:II Ubic.:681.321 PAT Ej.1 PRES COM Otro Inv.9447; 36457 al 36459 COM Tesoro Nacional 2008; 38567 y 38568 COM Tesoro Nacional 2011 | ||
| 942 | |c LIB |6 _ | ||
| 959 | |a MON | ||
| 960 | |a 16582 | ||
| 970 | |a Registro convertido en forma automatizada | ||
| 990 | |a GBY | ||
| 999 | |a LC |c 13752 |d 13752 | ||
| 040 | |a AR-LpUFI |c AR-LpUFI | ||